Tubii_Tk2/worklib/tubii_spkr/sch_1/page1.csv
2015-06-04 15:18:08 -04:00

13 KiB

1FILE_TYPE = CONNECTIVITY;
2{Allegro Design Entry HDL 16.6-p007 (v16-6-112F) 10/10/2012}
3;
4GND
5VCC
6IN_B2
7IN_B1
8IN_A2* \B
9IN_A1* \B
10REXT/CEXT2
11REXT/CEXT1
12CEXT2
13CEXT1
14Q2* \B
15Q1* \B
16Q2
17Q1
18RD2* \B
19RD1* \B
20;
21B<0>
22A<0>
23;
24B<0>
25A<0>
26;
27B<0>
28A<0>
29;
30A\NAC \B
31;
32A\NAC \B
33;
34A\NAC \B
35;
36A\NAC \B
37;
38A\NAC \B
39;
40VCC
41GND
42Q6* \B
43Q5* \B
44Q4* \B
45Q3* \B
46Q2* \B
47Q1* \B
48D6
49D5
50D4
51D3
52D2
53D1
54;
55A\NAC \B
56;
57B<0>
58A<0>
59;
60B<0>
61A<0>
62;
63B<0>
64A<0>
65;
66A
67;
68A
69B
70;
71A
72B
73;
74VCC
75GND
76Q6* \B
77Q5* \B
78Q4* \B
79Q3* \B
80Q2* \B
81Q1* \B
82D6
83D5
84D4
85D3
86D2
87D1
88;
89CW
90CCW
91OUT
92;
93A<0>
94B<0>
95;
96A<0>
97B<0>
98;
99A<0>
100B<0>
101;
102A<0>
103B<0>
104;
105A<0>
106B<0>
107;
108A<0>
109B<0>
110;
111A<0>
112B<0>
113;
114A<0>
115B<0>
116;
117A<0>
118B<0>
119;
120A<0>
121B<0>
122;
123A<0>
124B<0>
125;
126A<0>
127B<0>
128;
129A<0>
130B<0>
131;
132A<0>
133B<0>
134;
135A<0>
136B<0>
137;
138A<0>
139B<0>
140;
141A<0>
142B<0>
143;
144A<0>
145B<0>
146END.